mir.pe (일반/어두운 화면)
최근 수정 시각 : 2023-12-04 17:58:03

인텔/FPGA


파일:상위 문서 아이콘.svg   상위 문서: 인텔

1. 용어 설명2. Max 시리즈
2.1. Max V CPLD (180 nm)2.2. Max 10 FPGA (55 nm)
3. 60 nm 포트폴리오
3.1. Cyclone IV
4. 28 nm 포트폴리오
4.1. Cyclone V4.2. Arria V
5. 10세대 포트폴리오
5.1. Cyclone 10 LP (60 nm)5.2. Cyclone 10 GX (20 nm)5.3. Arria 10 (20 nm)
6. 14 nm 기반 Stratix 10
6.1. Stratix 10 GX6.2. Stratix 10 SX6.3. Stratix 10 TX6.4. Stratix 10 MX6.5. Stratix 10 DX6.6. Stratix 10 NX6.7. Stratix 10 AX
7. 10 nm SuperFin/Intel 7 기반 Agilex
7.1. Agilex 3 B-시리즈 (출시 예정)7.2. Agilex 3 C-시리즈 (출시 예정)7.3. Agilex 5 D-시리즈 (Intel 7)7.4. Agilex 5 E-시리즈 (Intel 7)7.5. Agilex 7 F-시리즈 (Intel 10 nm SuperFin)7.6. Agilex 7 I-시리즈 (Intel 10 nm SuperFin)7.7. Agilex 7 M-시리즈 (Intel 7)7.8. Agilex 9 Direct RF-시리즈 (Intel 10 nm SuperFin)

1. 용어 설명

2. Max 시리즈

2.1. Max V CPLD (180 nm)

2.2. Max 10 FPGA (55 nm)

3. 60 nm 포트폴리오

3.1. Cyclone IV

||<table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 || LE || M9K 메모리
(Kb) || 18x18 곱셈기 || PLL ||
Cyclone IV E FPGA 제품군
Cyclone IV GX FPGA 제품군

4. 28 nm 포트폴리오

4.1. Cyclone V

||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> LE ||<-3> LAB ||<|2> M10K 메모리
(Kb) ||<|2> DSP ||<|2> PLL ||<-2> 프로세서
(Arm Cortex-A9) ||
<rowcolor=white> ALM 레지스터 MLAB 메모리
(Kb)
코어 수 주파수(GHz)
Cyclone V E FPGA 제품군
<colbgcolor=#003f6b><colcolor=white>5CSEA2 25.0 K 9,434 37,736 196 1,760 25 4 - -
5CSEA4 49.0 K 18,480 73,920 303 3,080 66 4 - -
5CSEA5 77.0 K 29,080 116,320 424 4,460 150 6 - -
5CSEA7 149.5 K 56,480 225,920 836 6,860 156 7 - -
5CSEA9 301.0 K 113,560 454,240 1,717 12,200 342 8 - -

4.2. Arria V

||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> LE ||<-3> LAB ||<|2> M10K 메모리
(Kb) ||<|2> DSP ||<|2> PLL ||<-2> 프로세서
(Arm Cortex-A9) ||
<rowcolor=white> ALM 레지스터 MLAB 메모리
(Kb)
코어 수 주파수(GHz)
Arria V GX FPGA 제품군
<colbgcolor=#003f6b><colcolor=white>5AGXA1 75 K 28,302 113,208 463 8,000 240 10 - -
5AGXB7 504 K 190,240 760,960 2,906 24,140 1,156 16 - -

5. 10세대 포트폴리오

5.1. Cyclone 10 LP (60 nm)

5.2. Cyclone 10 GX (20 nm)

5.3. Arria 10 (20 nm)

6. 14 nm 기반 Stratix 10

6.1. Stratix 10 GX

6.2. Stratix 10 SX

6.3. Stratix 10 TX

6.4. Stratix 10 MX

6.5. Stratix 10 DX

6.6. Stratix 10 NX

6.7. Stratix 10 AX

7. 10 nm SuperFin/Intel 7 기반 Agilex

7.1. Agilex 3 B-시리즈 (출시 예정)

7.2. Agilex 3 C-시리즈 (출시 예정)

7.3. Agilex 5 D-시리즈 (Intel 7)

||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> LE ||<-3> LAB ||<|2> M20K 메모리
(Mb) ||<|2> DSP ||<|2> PLL ||
<rowcolor=white> ALM 레지스터 MLAB 메모리
(Mb)
<colbgcolor=#003f6b><colcolor=white>A5D 010 103,250 35,000 140,000 1.09 10.43 276 8+11

7.4. Agilex 5 E-시리즈 (Intel 7)

7.5. Agilex 7 F-시리즈 (Intel 10 nm SuperFin)

7.6. Agilex 7 I-시리즈 (Intel 10 nm SuperFin)

7.7. Agilex 7 M-시리즈 (Intel 7)

7.8. Agilex 9 Direct RF-시리즈 (Intel 10 nm SuperFin)

분류